UMC Sync Cache მოდული 256KB (მილსადენის ნაკადი ქეში, Სანაპირო)
გამოგზავნილია DeviceLog.com | გამოქვეყნებული SRAM | გამოქვეყნდა 2013-01-05
2
ბევრი მთავარი დაფა, ადრეული პენტიუმის პროცესორის მხარდაჭერა, ჩვეულებრივ ჰქონდა სინქრონიზებული ქეში მეხსიერების ჩიპები, როგორც CPU L2 ქეში. ეს სინქრონიზაციის ქეში მოდული(Სანაპირო; ქეში ჯოხზე) არის გარე მეხსიერების მოდული, რომელიც გამოიყენება როგორც CPU L2 დამატებითი ქეში. ის მაქსიმალურად ზრდის პროცესორის მუშაობას, სანამ პროცესორი ელოდება ინსტრუქციებს ან მონაცემებს. L2 cache is used for operating closer to the theoretical limit of the microprocessor.
‘Pipelining’ suggests that the transfers after the first transfer happen before the first transfer has arrived at the processor. ‘Pipleline burst cache’ was developed as an alternative to asynchronous cache and synchronous burst cache.
- Პროდუქტის სახელი : UMC Sync Cache მოდული 256KB (Version : 1.8)
- Ნაწილი ნომერი : LM 2MV 94V-0
- მწარმოებელი : UMC
- Მწარმოებელი ქვეყანა : Taiwan
- აშენების წელი / კვირა : 1996/39
- მონაცემთა მოცულობა : 256კბ
- Pin count : 80pins
- მახასიათებლები : Სანაპირო(ქეში ჯოხზე), მილსადენის ნაკადი ქეში, additional L2 Cache, SRAM
- Ვოლტაჟი : 3.3V
- Chip შემადგენლობა : [UM61(L)3232AF-7 9641S MM4X52] ✕ 2 + [UM61(m)256s-15 9549D RB1121] ✕ 1
You forgot the most common colloquial term for these: COAST (ქეში ჯოხზე) :პ
I just know the term, Სანაპირო(ქეში ჯოხზე).
Thank you for your kind comment.