Modulo cache di sincronizzazione UMC 256 KB (Pipeline Burst Cache, Costa)
Pubblicato da DeviceLog.com | pubblicato in SRAM | postato su 2013-01-05
2
Molte schede madri, supportato CPU pentium precoce, di solito aveva sincronizzato i chip di memoria della cache come cache L2 della CPU. Questo modulo di cache di sincronizzazione(Costa; Cache Su Un Bastone) è un modulo di memoria esterno utilizzato come cache aggiuntiva L2 della CPU. Massimizza le prestazioni del processore mentre il processore è in attesa di istruzioni o dati. La cache L2 viene utilizzata per operare più vicino al limite teorico del microprocessore.
‘Pipelining’ suggerisce che i trasferimenti dopo il primo trasferimento avvengano prima che il primo trasferimento sia arrivato al processore. 'Pipleline burst cache’ è stato sviluppato come alternativa alla cache asincrona e alla cache burst sincrona.
- nome del prodotto : Modulo cache di sincronizzazione UMC 256 KB (Versione : 1.8)
- Numero di parte : LM 2MV 94V-0
- fabbricante : UMC
- Paese di Produzione : Taiwan
- Costruito nel / Settimana : 1996/39
- Capacità dati : 256KB
- Conteggio dei pin : 80perni
- Caratteristiche : Costa(Cache Su Un Bastone), Pipeline Burst Cache, cache L2 aggiuntiva, SRAM
- Voltaggio : 3.3V
- Chip Composizione : [UM61(L)3232AF-7 9641S MM4X52] ✕ 2 + [UM61(m)256s-15 9549D RB1121] ✕ 1
Hai dimenticato il termine colloquiale più comune per questi: COSTA (Cache Su Un Bastone) :P
Conosco solo il termine, Costa(Cache Su Un Bastone).
Grazie per il tuo gentile commento.