UMC Sync քեշի մոդուլ 256 ԿԲ (Խողովակաշարի պայթեցման պահոցը, Ափ)
Տեղադրվել է DeviceLog.com | Տեղադրված է SRAM | Տեղադրվել է 2013-01-05
2
Շատ հիմնական տախտակներ, աջակցում էր վաղ pentium պրոցեսորին, սովորաբար ուներ համաժամեցված քեշի հիշողության չիպեր՝ որպես CPU L2 քեշ. Այս համաժամացման քեշի մոդուլը(Ափ; Քեշը փայտիկի վրա) արտաքին հիշողության մոդուլ է, որն օգտագործվում է որպես լրացուցիչ CPU L2 քեշ. Այն առավելագույնի է հասցնում պրոցեսորի արդյունավետությունը, մինչ պրոցեսորը սպասում է հրահանգների կամ տվյալների. L2 cache is used for operating closer to the theoretical limit of the microprocessor.
‘Pipelining’ suggests that the transfers after the first transfer happen before the first transfer has arrived at the processor. ‘Pipleline burst cache’ was developed as an alternative to asynchronous cache and synchronous burst cache.
- ապրանքային անուն : UMC Sync քեշի մոդուլ 256 ԿԲ (Version : 1.8)
- Մասի համարը : LM 2MV 94V-0
- Արտադրող : UMC
- Արտադրման երկիր : Թայվան
- Կառուցման տարի/շաբաթ : 1996/39
- Տվյալների հզորություն : 256ԿԲ
- Pin count : 80pins
- Հատկություններ : Ափ(Քեշը փայտիկի վրա), Խողովակաշարի պայթեցման պահոցը, additional L2 Cache, SRAM
- Լարման : 3.3Վ
- Չիպի կազմը : [UM61(L)3232AF-7 9641S MM4X52] ✕ 2 + [UM61(m)256s-15 9549D RB1121] ✕ 1
You forgot the most common colloquial term for these: COAST (Քեշը փայտիկի վրա) :P
I just know the term, Ափ(Քեշը փայտիկի վրա).
Thank you for your kind comment.