Módulo de caché de sincronización UMC 256 KB (Caché de ráfagas de pipeline, COSTA)
Publicado por DeviceLog.com | Publicado en SRAM | Publicado en 2013-01-05
2
Moitas placas base, CPU Pentium inicial compatible, normalmente tiña chips de memoria caché de sincronización como caché L2 da CPU. Este módulo de caché de sincronización(COSTA; Caché nunha vara) é un módulo de memoria externo usado como caché adicional de CPU L2. Maximiza o rendemento do procesador mentres o procesador está á espera de instrucións ou datos. A caché L2 úsase para operar máis preto do límite teórico do microprocesador.
‘Tuoduto’ suxire que as transferencias despois da primeira transferencia ocorren antes de que a primeira transferencia chegue ao procesador. 'Caché de explosión de pipeline’ desenvolveuse como unha alternativa á caché asincrónica e á caché de ráfaga síncrona.
- Nome do produto : Módulo de caché de sincronización UMC 256 KB (Versión : 1.8)
- Número de peza : LM 2MV 94V-0
- Fabricante : UMC
- País de fabricación : Taiwán
- Ano/Semana de construción : 1996/39
- Capacidade de datos : 256KB
- Conta de pins : 80pinos
- características : COSTA(Caché nunha vara), Caché de ráfagas de pipeline, caché L2 adicional, SRAM
- Voltaxe : 3.3V
- Composición do chip : [UM61(L)3232AF-7 9641S MM4X52] ✕ 2 + [UM61(m)256S-15 9549D RB1121] ✕ 1
Esqueceches o termo coloquial máis común para estes: COSTA (Caché nunha vara) :P
Só sei o termo, COSTA(Caché nunha vara).
Grazas polo teu amable comentario.